ул. Иванова 85а (ост. Иванова)

ул. Моторостроителей 32 (ост. Красная)

289-45-23        ‎095-505-57-12

098-284-40-37 093-891-60-78

Пн-Пт (9:00 - 18:00), Сб (10:00 - 14:00)

Схема проезда

Monday, October 23, 2017

Понятие архитектуры



Понятие архитектуры

Архитектура как совместимость с кодом

Х-86/х-87(ИА-32)

FPU-floating

AMD K-8.8

На эту архитектуру выпускали официальный и не официальные

расширения – это дополнительный набор инструкций направленный на повышение быстродействия системы MNX, SSE, SSE2, SSE3. Официальные

Архитектура Фон Неймана большинство современных процессоров основаны на той или иной форме циклического процесса разработанного Фон Нейманом, этапы являются основополагающим:

1. Процессор выставляет число на шину адреса, которая хранится в регистре счетчика команд и отдает    команде чтения.

2. Выставленное число является для памяти адресом память получив адрес и команду чтения ищет у себя нужное число, найдя, сообщает о готовности.

3. Процессор получает число с шины данных и интерпретирует его как команду своей системы команд и исполнят его.

4. Если последняя команда не является командой  перехода процессор увеличивает на единицу число хранящиеся в счётчике команд,  в результате там образуется адрес следующей команды.

Данный цикл выполняется бесконечно, и именно он является процессом.

Во время процесса процессор считывает последовательность команд и исп. их такая посл. команд называется программой и представляет алгоритм полезной роботы очередность исп. может быть нарушена, если процессор получает команду перехода иногда адрес. Также может быть получена команда остановки тогда процесс прекращается до получения следующей команды. Команды ЦПУ являются самим нижним уровнем, поэтому каждая команда неизбежна скорость перехода одного этапа цикла к другому,

тактовый генератор вырабатывает импульсы чистота тактовых импульсов.

 

Конвейерная архитектура

Данный тип архитектуры был введен с целью повышения тактовой частоты роботы процессоров обычно для выполнения каждой команды надо сделать некоторое кол-во однотипных операций, выборка операнда из ОЗУ и т.д.

После освобождения некой ступени она приступает к следующей, если предположить что каждая ступень тратит единицу времени на выполнение команды на конвейере  N. ступеней займет N. времени в идеальном случае выбор команды будет выполняться через единицу времени/

 

Фактории снижающее эффективность конвейера

Простой конвейер

Если следующая команда исп. результат предыдущей, то последняя ожидание до выполнения первой. Когда некоторые команды не требуют всех ступеней конвейера, например, при роботе с регистром 64=битные расширения с классической Х86  архитектурой

Изменения:

  1. Быстродействия процессоров осталось прежним, но появились регистры.
  2. Увеличение кол-ва и разрядности регистров.
  3. Увеличение МАХ объема.

Почему скорость измеряется чистотой в MHz? Если закрепить шину, а точнее ширину на N битах то ее пропускная способность будет зависеть от того на какой чистоте она функционирует  и какое кол-во данных она способна передать за такт по обычный процессорной шине, с одинарной скоростью за один такт передается 64 бита или 8 байт соответственно если рабочая чистота шины = 100 MHz  на 1млн. То скорость передачи даны Х будет ровна 8 байт * 100 млн. MHz 763 мегабайта в секунду, а если считать в десятичных мегабайтах, то это 800 мегабайт в секунду соответственно, если на тех же 100 мегагерцах работает DDR шина способная передавать за один такт удвоенный объем данных скорость удваивается, поэтому ее считают 200 мегагерцовым. В данном случае эта цифра олицетворяет то, что ее пропускная способность ровно в 4 раза больше чем такой же односкоростной шины, а данные высокие цифры являются чистой воды маркетингом,  чтобы показать высокие цифры.

 

Режимы роботы процессоров

Все 32 разрядные процессоры, начиная с 386 модели могут выполнять программы в нескольких режимах режимы роботы. Реальный режим:

первоначальном в IBM PS исп. 8088 который мог выполнять 16 разрядное приложения исп. внутренние регистры и адресовать 1mb исп. 20 разрядную шину адреса и все ПО было только для этого процессора. И для ПО такого типа исп. однозадачный режим, то есть одновременно должна выполнятся только 1 программа нет никакой встроенной защиты для перезаписи ячеек памяти занятых одной программой или даже самой операции системой. Это значит что при исп. другой программы данные вполне могут быть испорчены, что приводило к остановки системы.

 

Защищенный режим

1-м 32 разрядным процессором предназначенным для ПК был 389 процессор этот чип мог выполнять абсолютно новую 32 разрядную систему команд  для того чтобы полностью исп. преимущество этой новой системы команд были необходимы 32 разрядная система и 32 разрядное ПО. Названии этот режим получил за то, что выполняемые им программы были защищены. Такая защита делает систему более надежной, так как ни одна программа с ошибками не может повредить другие программы или ОС.

 

Виртуальный реальный режим

По существу является режимом выполнения 16 разрядной (реальный) который реализован внутри 32 разрядного  защищенного режима выполняя команды в окне ДОС (95 98). Создавался реальный сеанс реального режима, поскольку защищенный режим является  многозадачным фактически можно было выполнять несколько реальных сеансов.

  • Tuesday, 10 July 2012

Comments (0)

Leave a comment

You are commenting as guest.

Cancel Submitting comment...

Контактная информация

ITpro

Украина г.Запорожье

ул. Иванова, 87

телефон: 289-45-23, (099) 487-71-12,

(098) 284-40-37

Copyright © ITpro

Ремонт компьютеров. Ремонт компьютеров срочно. Ремонт компьютеров в Запорожье. Ремонт ноутбуков. Центр ремонта ноутбуков. Ремонт ноутбуков в Запорожье. Компьютерная помощь. Компьютерная помощь в Запорожье. Настройка компьютера в Запорожье. Удалить вирус. Удалить вирус Запорожье. Ремонт планшетов в Запорожье. Ремонт мобильных в Запорожье. Ремонт мониторов в Запорожье.

Центр помощи

   - misto.zp.ua TOP.zp.ua
.